การวิเคราะห์วงจรขยายรวมสองแถบความถี่ต่อเรียงกันสำหรับภาคส่งของ WLAN ย่านความถี่ 2.4GHz/5GHz

Main Article Content

วรพงศ์ ศิลาพันธ์
อิทธิพัฒน์ รูปคม

บทคัดย่อ

บทความนี้นำเสนอการวิเคราะห์วงจรขยายรวมสองแถบความถี่ต่อเรียงกันสำหรับ WLAN ย่านความถี่ 2.4 GHz/5GHz โดยอาศัยการปรับวงจรเข้าคู่ (Matching) ด้านอินพุต การเรโซแนนซ์แบบอนุกรม การเรโซแนนซ์แบบขนาน และตัวเก็บประจุแฝงที่ขาเกตของอุปกรณ์แอคทีฟต่อร่วมตัวเหนี่ยวนำและตัวเก็บประจุ ซึ่งจากการจำลองแสดงค่าอัตราขยายของวงจรเท่ากับ 20dB และ 19.4dB โดยมีค่า FBW เท่ากับ 20.8% และ 16.4% ที่ความถี่ 2.4GHz และ 5GHz ตามลำดับ จากผลการจำลองแสดงให้เห็นว่ามีความสอดคล้องกับ การวิเคราะห์วงจรในทางทฤษฎีที่ได้กล่าวไว้

Article Details

ประเภทบทความ
บทความวิจัย

เอกสารอ้างอิง

P. K. Singh, S. Basu, and Y.-H. Wang, “Miniature dual-band filter using quarter wavelength stepped impedance resonators,” IEEE Microw. Wireless Compon. Lett., vol. 18, no. 2, pp. 88–90, Feb. 2008.

M. Jiang, M.-H. Wu and J.-T. Kuo, “Parallel-coupled microstrip filters with over-coupled stages for multispurious suppression,” in IEEE MTT-S Int. Microw. Symp. Dig., Long Beach, CA, Jun. 12–17, pp. 687–690, 2005.

K-C. Lin, C-F. Chang, M-C. Wu and S-J. Chung, “Dual-bandpass filters with serial configuration using LTCC technology,” IEEE Trans. Microw. Theory Tech., vol. 54, no. 6, pp. 2321–2328, June. 2006.

Han, S., X.-L. Wang, Y. Fan, Z. Yang, and Z. He, “The generalized Chebyshev substrate integrated waveguide diplexer,” Progress In Electromagnetics Research, Vol. 73, 29–38, 2007.

Strassner, B. and K. Chang, “Wide-band low-loss high-isolation microstrip periodic-stub diplexer for multiple-frequency applications,” IEEE Trans. Microw. Theory Tech., Vol. 49, 1818–1820, 2001.

J. S. Hong, M. J. Lancaster, Microstrip Filter for RF/Microwave Applications, New York:Wiley, pp. 235-271, 2001.

S.K. Banerjee and K. Rajamani, “Closed Form Solutions for Delta-Star and Star-Delta Conversions of Reliability Networks,” IEEE Transactions on Reliability, Vol. R-25, Issue: 2, pp. 118–1119, June 1976.

A. Worapishet, I. Roopkom, and W. Surakampontorn, “Performance analysis and design of triple-resonance interstage peaking for wideband cascaded CMOS amplifiers,” IEEE Trans.Circuits Syst. I, Reg.Papers, vol. 54, no. 6, pp. 1189–1203, June. 2007.

S. Galal and B. Razavi, “40-Gb/s amplifier and ESD protection circuit in 0.18-um CMOS technology,” IEEE J. Solid-State Circuits, vol. 39, no. 12, pp. 2389–2396, Dec. 2004.